## 問題20 計算機基礎 設問すべてについて解答すること。 解答例

## I 次の(1)~(3)の問いに答えよ。

(1)ファンイン(fan in)、ファンアウト(fan out)について説明せよ。

fan in : ゲートICの入力可能な信号線の最大数。小さいほど、前段の回路に与える影響が

少ない。

fan out : ゲートICの出力において駆動可能な最大ゲート数。大きいほど、駆動能力が大きくよ

り多くの次段入力を接続できる。

## (2) D-F. FとT-F. Fについて説明せよ。

・D-F.Fは、Delay F.Fの略であり、回路におけるタイミングの遅延操作を行う素子として利用されている。複数のD-F.Fを用いることにより、任意のデジタル回路に必要な基準クロックを生成できる。D-F.Fのブロック図と真理値表は、以下で示される。Cは、クロックパルスである。

・T-F.Fは、Trigger F.Fの略であり、入力信号を分周する作用(入力信号の周波数を1/2倍した周波数を出力する)を持つ素子であり、D-F.Fと同様にデジタル回路における基準クロックを生成できる。N段縦続接続により2<sup>M</sup>進の上昇もしくは下降カウンタとして容易に利用できる。T-F.F のブロック図と真理値表は、以下で示される。



D-F.Fのブロック図と真理値表

T-F. Fのブロック図と真理値表

 $Q_n$ 

1

## (3)パリティチェックに関する問いに答えよ。

3ビット2進数  $X_2X_1X_0$  に1ビットのパリティPを付加した4ビットの2進信号  $PX_2X_1X_0$  を伝送することを考える。ただし、4ビット中に含まれる1の総個数は偶数とする。このとき P の論理式と論理回路(可能な限りXOR(排他的論理和)を利用せよ)を示せ。

| $X_2$ $X_1$ $X_0$ | P | •                                          |
|-------------------|---|--------------------------------------------|
| 0 0 0             | 0 |                                            |
| 0 0 1             | 1 |                                            |
| 0 1 0             | 1 | X <sub>2</sub>                             |
| 0 1 1             | 0 | X.—V                                       |
| 1 0 0             | 1 | $\begin{pmatrix} x_1 \\ x_2 \end{pmatrix}$ |
| 1 0 1             | 0 | 140                                        |
| 1 1 0             | 0 | 論理回路 (論理式は次ページ)                            |
| 1 1 1             | 1 | ·                                          |

$$X_{2}$$

$$X_{1} \underbrace{\begin{array}{c} X_{2} \\ X_{1} \\ X_{0} \end{array}} = \underbrace{\overline{X}_{2} \overline{X}_{1} X_{0} + \overline{X}_{2} X_{1} \overline{X}_{0} + X_{2} X_{1} X_{0}}_{= X_{2} (\overline{X}_{1} \overline{X}_{0} + X_{1} X_{0}) + \overline{X}_{2} (\overline{X}_{1} X_{0} + X_{1} \overline{X}_{0})}_{= X_{2} (\overline{X}_{1} \oplus X_{0}) + \overline{X}_{2} (X_{1} \oplus X_{0})}$$

$$= X_{2} \oplus (X_{1} \oplus X_{0})$$

- Ⅱ 次の(1)~(3)の問いに答えよ。
  - (1)10進数の 2010 を2進数、8進数、16進数で示せ。 (11111011010)<sub>2</sub>, (3732)<sub>8</sub>, (7DA)<sub>b</sub>
  - (2)10進数の 17 と 9 をそれぞれ 5ビット2進数  $X=X_4X_3X_2X_1X_6$ 、 $Y=Y_4Y_3Y_2Y_1Y_6$  に変換した後、 X+Y、X-Y、Y-Xの計算過程と解答を示せ。ただし、減算は2の補数演算で行うものとする。

(3)3ビット2進数  $X_2X_1X_0$  の2の補数  $Y_2Y_1Y_0$  を出力する回路をOR素子とXOR素子を用いて示せ。





- Ⅲ 次の(1)~(3)の問いに答えよ。
  - (1)同期式 8進カウンタを3個のJK-F.Fを用いて設計したい。真理値表を示せ。真理値表において、 J,K の値が 0 または1のどちらでも良い場合は \* と記述せよ。但しF.Fはクロックの立ち下が りで動作する。

1

|   | $Q_3$ | $Q_2$ | $Q_1$ | $J_3$ | K <sub>3</sub> | $J_2$ | K <sub>2</sub> | $J_1$ | K <sub>1</sub> |
|---|-------|-------|-------|-------|----------------|-------|----------------|-------|----------------|
| 0 | 0     | 0     | 0     | 0     | *              | 0     | *              | 1/1   | *              |
| 1 | 0     | 0     | 1     | 0     | *              | 1     | *              | *     | 1              |
| 2 | 0     | 1     | 0     | 0     | *              | *     | 0              | 11    | *              |
| 3 | 0     | 1     | 1     | 1     | *              | *     | 1              | *     | 1              |
| 4 | 1     | 0     | 0     | *     | 0              | 0     | *              | 1     | *              |
| 5 | 1     | 0     | 1     | *     | 0              | 1     | *              | *     | 1              |
| 6 | 1     | 1     | 0     | *     | 0              | *     | 0              | 11    | *              |
| 7 | 1     | 1     | 1     | *     | 1              | *     | 1              | *     | H              |
| 0 | 0     | 0     | 0     |       |                |       |                | \'    | V              |

※参考 Qの変化に対するJ, K の値

| Sig duas Scinical Landing |            |      |  |  |  |  |
|---------------------------|------------|------|--|--|--|--|
| $Q_{n-1} \rightarrow Q_n$ | J          | K    |  |  |  |  |
| 0 → 0                     | 0          | 0 7. |  |  |  |  |
|                           | 0          | 1 3* |  |  |  |  |
| 0 → 1                     | /1         | 0-   |  |  |  |  |
|                           | <b>\</b> 1 | 1-*  |  |  |  |  |
| 1 → 0                     | 0 .        | 1    |  |  |  |  |
|                           | 1 *        | 1    |  |  |  |  |
| $1 \rightarrow 1$         | · 0        | 0    |  |  |  |  |
|                           | 1 *        | 0    |  |  |  |  |
|                           |            |      |  |  |  |  |

(2)簡単化した論理式を示せ。必要ならば、以下のカルノー図を用いてもよい。



答え 
$$J_1 = K_1 = 1$$
  $J_2 = K_2 = Q_1$   $J_3 = K_3 = Q_2Q_1$ 

(3) (2)の論理式から同期式 8進カウンタの回路を示せ。なお、論理式が1の場合、回路は 開放(接続なし)とせよ。ここで、CPは Clock Pulse とする。

